A dual front-end for the new GPS/GALILEO generation in a 0.35μm SiGe process (Englisch)
- Neue Suche nach: Mendizabal, J.
- Neue Suche nach: Alvarado, U.
- Neue Suche nach: Guruceaga, I.
- Neue Suche nach: Solar, H.
- Neue Suche nach: García-Alonso, A.
- Neue Suche nach: Berenguer, R.
- Neue Suche nach: Mendizabal, J.
- Neue Suche nach: Alvarado, U.
- Neue Suche nach: Guruceaga, I.
- Neue Suche nach: Solar, H.
- Neue Suche nach: García-Alonso, A.
- Neue Suche nach: Berenguer, R.
In:
Integration, the VLSI Journal
;
42
, 3
;
321-331
;
2008
-
ISSN:
- Aufsatz (Zeitschrift) / Elektronische Ressource
-
Titel:A dual front-end for the new GPS/GALILEO generation in a 0.35μm SiGe process
-
Beteiligte:Mendizabal, J. ( Autor:in ) / Alvarado, U. ( Autor:in ) / Guruceaga, I. ( Autor:in ) / Solar, H. ( Autor:in ) / García-Alonso, A. ( Autor:in ) / Berenguer, R. ( Autor:in )
-
Erschienen in:Integration, the VLSI Journal ; 42, 3 ; 321-331
-
Verlag:
- Neue Suche nach: Elsevier B.V.
-
Erscheinungsdatum:11.11.2008
-
Format / Umfang:11 pages
-
ISSN:
-
DOI:
-
Medientyp:Aufsatz (Zeitschrift)
-
Format:Elektronische Ressource
-
Sprache:Englisch
-
Schlagwörter:
-
Datenquelle:
Inhaltsverzeichnis – Band 42, Ausgabe 3
Zeige alle Jahrgänge und Ausgaben
Die Inhaltsverzeichnisse werden automatisch erzeugt und basieren auf den im Index des TIB-Portals verfügbaren Einzelnachweisen der enthaltenen Beiträge. Die Anzeige der Inhaltsverzeichnisse kann daher unvollständig oder lückenhaft sein.
- 277
-
A tunable highly linear CMOS transconductor with 80dB of SFDRJiménez-Fuentes, Mariano / Carvajal, Ramón G. / Acosta, Lucía / Rubia-Marcos, Carlos / López-Martín, Antonio / Ramirez-Angulo, Jaime et al. | 2008
- 286
-
Delay caused by resistive opens in interconnecting linesArumí, D. / Rodríguez-Montañés, R. / Figueras, J. et al. | 2008
- 294
-
Performance-driven scheduling of behavioural specificationsMolina, M.C. / Ruiz-Sautua, R. / García-Repetto, P. / Mendías, J.M. et al. | 2008
- 304
-
CMOS single-ended-to-differential low-noise amplifierCarrillo, Tomás Carrasco / Macias-Montero, José Gabriel / Martí, Aitor Osorio / Córdoba, Javier Sieiro / Lopez-Villegas, José María et al. | 2008
- 312
-
Timing analysis with compact variation-aware standard cell modelsAftabjahani, Seyed-Abdollah / Milor, Linda et al. | 2008
- 321
-
A dual front-end for the new GPS/GALILEO generation in a 0.35μm SiGe processMendizabal, J. / Alvarado, U. / Guruceaga, I. / Solar, H. / García-Alonso, A. / Berenguer, R. et al. | 2008
- 321
-
A dual front-end for the new GPS/GALILEO generation in a 0.35mm SiGe processMendizabal, J. / Alvarado, U. / Guruceaga, I. / Solar, H. / Garcia-Alonso, A. / Berenguer, R. et al. | 2009
- 332
-
A dual-function mixed-signal circuit for LDPC encoding/decodingHaley, David / Gaudet, Vincent / Winstead, Chris / Grant, Alex / Schlegel, Christian et al. | 2008
- 340
-
An MTCMOS technology for low-power physical designZhou, Qiang / Zhao, Xin / Cai, Yici / Hong, Xianlong et al. | 2008
- 346
-
An embedded, FPGA-based computer graphics coprocessor with native geometric algebra supportFranchini, Silvia / Gentile, Antonio / Sorbello, Filippo / Vassallo, Giorgio / Vitabile, Salvatore et al. | 2008
- 356
-
On chip novel video streaming system for bi-network multicasting protocolsElkeelany, O. et al. | 2008
- 367
-
Two-phase synchronization with sub-cycle latencyDobkin, Rostislav (Reuven) / Ginosar, Ran et al. | 2008
- 376
-
Genetic algorithm-based FSM synthesis with area-power trade-offsChaudhury, Saurabh / Sistla, Krishna Teja / Chattopadhyay, Santanu et al. | 2008
- 385
-
Reducing test application time, test data volume and test power through Virtual Chain PartitionSolana, José M. et al. | 2008
- 400
-
PIXAR: A performance-driven X-architecture router based on a novel multilevel frameworkHo, Tsung-Yi et al. | 2008
- 409
-
Statistical static timing analysis: A surveyForzan, Cristiano / Pandini, Davide et al. | 2008