Heuristic algorithm for the resource-constrained scheduling problem during high-level synthesis (Englisch)
- Neue Suche nach: Wu, Y.-H.
- Neue Suche nach: Yu, C.-J.
- Neue Suche nach: Wang, S.-D.
- Neue Suche nach: Wu, Y.-H.
- Neue Suche nach: Yu, C.-J.
- Neue Suche nach: Wang, S.-D.
In:
IET Computers & Digital Techniques
;
3
, 1
;
43-51
;
2009
- Aufsatz (Zeitschrift) / Elektronische Ressource
-
Titel:Heuristic algorithm for the resource-constrained scheduling problem during high-level synthesis
-
Beteiligte:
-
Erschienen in:IET Computers & Digital Techniques ; 3, 1 ; 43-51
-
Verlag:
- Neue Suche nach: The Institution of Engineering and Technology
-
Erscheinungsdatum:01.01.2009
-
Format / Umfang:9 pages
-
ISSN:
-
DOI:
-
Medientyp:Aufsatz (Zeitschrift)
-
Format:Elektronische Ressource
-
Sprache:Englisch
-
Schlagwörter:
-
Datenquelle:
Inhaltsverzeichnis – Band 3, Ausgabe 1
Zeige alle Jahrgänge und Ausgaben
Die Inhaltsverzeichnisse werden automatisch erzeugt und basieren auf den im Index des TIB-Portals verfügbaren Einzelnachweisen der enthaltenen Beiträge. Die Anzeige der Inhaltsverzeichnisse kann daher unvollständig oder lückenhaft sein.
- 1
-
Definition and generation of partially-functional broadside testsPomeranz, I. / Reddy, S.M. et al. | 2009
- 14
-
Optimal subgraph covering for customisable VLIW processorsLu¨, Y.-S. / Shen, L. / Huang, L.-B. / Wang, Z.-Y. / Xiao, N. et al. | 2009
- 24
-
SC Build: a computer-aided design tool for design space exploration of embedded central processing unit cores for field-programmable gate arraysAnderson, I.D.L. / Khalid, M.A.S. et al. | 2009
- 33
-
An integer linear programming model for mapping applications on hybrid systemsTheodoridis, G. / Vassiliadis, N. / Nikolaidis, S. et al. | 2009
- 43
-
Heuristic algorithm for the resource-constrained scheduling problem during high-level synthesisWu, Y.-H. / Yu, C.-J. / Wang, S.-D. et al. | 2009
- 52
-
Multiprocessor platform-based design for multimediaAmmari, A.C. / Jemai, A. et al. | 2009
- 62
-
Autonomous temperature control technique in VLSI circuits through logic replicationCarrion Schafer, B. / Kim, T. et al. | 2009
- 72
-
Hardware architectures for eigenvalue computation of real symmetric matricesLiu, Y. / Bouganis, C.-S. / Cheung, P.Y.K. et al. | 2009
- 85
-
Same/different fault dictionary: an extended pass/fail fault dictionary with improved diagnostic resolutionPomeranz, I. / Reddy, S.M. et al. | 2009
- 94
-
HMP-ASIPs: heterogeneous multi-pipeline application-specific instruction-set processorsRadhakrishnan, S. / Guo, H. / Parameswaran, S. / Ignjatovic, A. et al. | 2009
- 109
-
Low-power architecture with scratch-pad memory for accelerating embedded applications with run-time reuseMilidonis, A. / Porpodas, V. / Alachiotis, N. / Kakarountas, A.P. / Michail, H. / Panagiotakopoulos, G. / Goutis, C.E. et al. | 2009
- 124
-
Methodology to derive context adaptable architectures for FPGAsPhillips, J. / Sudarsanam, A. / Samala, H. / Kallam, R. / Carver, J. / Dasu, A. et al. | 2009