Zone Scheduling (Englisch)
- Neue Suche nach: Hwang, C.-T.
- Neue Suche nach: Hwang, C.-T.
- Neue Suche nach: Hsu, Y.-C.
In:
IEEE transactions on computer-aided design of integrated circuits and systems
;
12
, 7
; 926-934
;
1993
-
ISSN:
- Aufsatz (Zeitschrift) / Print
-
Titel:Zone Scheduling
-
Beteiligte:Hwang, C.-T. ( Autor:in ) / Hsu, Y.-C.
-
Erschienen in:
-
Verlag:
- Neue Suche nach: Institute of Electrical and Electronics Engineers
-
Erscheinungsort:New York, NY
-
Erscheinungsdatum:1993
-
ISSN:
-
ZDBID:
-
Medientyp:Aufsatz (Zeitschrift)
-
Format:Print
-
Sprache:Englisch
- Neue Suche nach: 770/3155/5670
- Neue Suche nach: 53.52 / 33.72 / 33.61 / 53.51
- Weitere Informationen zu Basisklassifikation
-
Schlagwörter:
-
Klassifikation:
Lokalklassifikation TIB: 770/3155/5670 BKL: 53.52 Elektronische Schaltungen / 33.72 Halbleiterphysik / 33.61 Festkörperphysik / 53.51 Bauelemente der Elektronik -
Datenquelle:
Inhaltsverzeichnis – Band 12, Ausgabe 7
Zeige alle Jahrgänge und Ausgaben
Die Inhaltsverzeichnisse werden automatisch erzeugt und basieren auf den im Index des TIB-Portals verfügbaren Einzelnachweisen der enthaltenen Beiträge. Die Anzeige der Inhaltsverzeichnisse kann daher unvollständig oder lückenhaft sein.
- 913
-
Input-Driven Partitioning Methods and Application to Synthesis on Table-Lookup-Based FPGA'sAbouzcid, P. et al. | 1993
- 926
-
Zone SchedulingHwang, C.-T. et al. | 1993
- 935
-
Redundancy Identification-Removal and Test Generation for Sequential Circuits Using Implicit State EnumerationCho, H. et al. | 1993
- 946
-
A heustic single-row router minimizing interstreet crossingsBatalama, S.N. / Pados, D.A. / Papatheodorou, T.S. et al. | 1993
- 946
-
A Heuristic Single-Row Router Minimizing Interstreet CrossingsBatalama, S.N. et al. | 1993
- 956
-
SPAR: A Schematic Place and Route SystemFrezza, S.T. et al. | 1993
- 974
-
A Density-Based Greedy RouterHo, T.-T. et al. | 1993
- 982
-
OPTIMA: A Nonlinear Model Parameter Extraction Program with Statistical Confidence Region AlgorithmsSharma, M.S. et al. | 1993
- 982
-
OPTIMA: A nonlinear model parameter extraction program with statistical conficence region algorithmsSharma, M.S. / Arora, N.D. et al. | 1993
- 988
-
Asymptotic Waveform Evaluation for Transient Analysis of 3-D Interconnect StructuresKumashiro, S. et al. | 1993
- 997
-
Delay Prediction from Resistance-Capacitance Models of General MOS CircuitsMartin, D. et al. | 1993
- 1004
-
The Design and Implementation of a Concurrent Circuit Simulation Program for MulticomputersPederson, L. et al. | 1993
- 1015
-
A Transitive Closure Algorithm for Test GenerationChakradhar, S. et al. | 1993
- 1029
-
Hierarchical Test Pattern Generation: A Cost Model and ImplementationMin, H.B. et al. | 1993
- 1040
-
COMPACTEST: A Method to Generate Compact Test Sets for Combinational CircuitsPomeranz, I. et al. | 1993
- 1050
-
3-Weight Pseudo-Random Test Generation Based on a Deterministic Test Set for Combinational and Sequential CircuitsPomeranz, I. et al. | 1993
- 1059
-
Efficient Algorithms for Wiring Channels with Moveable TerminalsChang, K.-E. et al. | 1993
- 1063
-
Data-Flow Transformations for Critical Path Time Reduction in High-Level DSP SynthesisLucke, L.E. et al. | 1993
- 1068
-
Sequential Faults and AliasingPilarski, S. et al. | 1993