There is an Open Access version for this licensed article that can be read free of charge and without license restrictions. The content of the Open Access version may differ from that of the licensed version.
Pricing information
Please choose your delivery country and your customer group
Der Leiterplattenentwurf ist aufgrund vieler neuer Techniken nicht mehr so eindeutig, es häufen sich Fehler. Mit Hilfe einer Schaltungssimulation unter Verwendung so genannter 'Virtueller Prüflinge' könnte dieses Problem verringert werden. Analyse und Evaluierung des Prüflings erfolgen anhand eines mathematischen Modells. Dieses Modell begleitet den kompletten Entwicklungsprozess. Die Simulation kann dazu beitragen, SPICE-Modelle von Herstellern zur Verhaltensdarstellung von Bauteilen in gängigen Designtopologien zu nutzen, und zwar vor einer Prototypenerstellung. Während der Simulation können verschiedene Testfälle nachgebildet werden, um das Designverhalten auch in Extremfällen zu analysieren. Implementieren lässt sich das Konzept des Virtuellen Prüflings durch die Simulationsumgebung Multisim und die grafische Programmiersprache Labview, in die Multisim bereits integriert ist.